Progettazione VLSI di un multiprocessore a piramide virtuale: il chip PAPIA 2